层次原理图设计步骤
一. 新建工程文件及原理图文件
1. 在D 盘新建一个文件夹 D:/student
2. 建立一个工程文件,选择File/New/Project/PCB Project,如:单片机最小系统.prjdoc
3. 新建一个原理图文件,选择File/New/Schematic,如:单片机最小系统.schdoc
4. 绘制原理图父图
(1)放置方块电路
点击Place/Sheet Symbol命令,或点击快捷键,放置方块电路,按Tab 键打开属性对话框。 注意:标号Designator 与文件名Filename 必须一致,如都为CPU 功能模块。
(2)放置方块入口
点击Place/Sheet Entry命令,或点击快捷键,放置方块入口,按Tab 键打开属性对话框。
注意:入口的名称Name ,如XTAL1和I/O类型(Input 、Output 、Bidirectional ),以及端口方向Style 选择。
(3)连线
画好各功能模块后,要对其进行连线。
注意:在总线上放置总线标号,如A[0..15]、AD[0..7]。
二. 分别绘制方块电路符号所对应的子原理图
1. 将光标点到某一模块上,执行Design/Create Sheet From Symbol 命令,或点右键,选择Sheet Symbol Action/Create Sheet From Symbol命令,显示一个对话框Reverse Input/Output Direction:Yes (输入、输出类型变化)、No (Input 、Output 类型不变);应选择No 。
2. 开始画出对应的各张子原理图
(1)CPU 功能模块:
(2)Memory 功能模块 (c )放置网络标号 注意:(a )调整端口位置; 强调放置网络标号的方法; (d )连接导线,注意方法及线形Wire 。 放置总线及总线入口,强调总线标号;
网络标号要放在导线上,不能放到管脚上(强调); (b )放置元器件,并调整位置,强调放置元器件的方法(特别是标号),如何搜索元器件。
注意:强调总线名称。
(3)Reset 功能模块
注意:交叉线中结点放置方法。
(4)CLK 功能模块
三. 编译差错
选择Project/Compile PCB Project 单片机最小系统.PrjPCB ,对整个工程进行编译;
或选择Project/Compile Document 单片机最小系统父图.SchDOC ,只对该电路进行编译。 若此时有错,就显示;无措,则不显示。
四. 生成网络表
选择Design/Netlist For Project/Protel命令,为制作印刷线路板图做准备。
层次原理图设计步骤
一. 新建工程文件及原理图文件
1. 在D 盘新建一个文件夹 D:/student
2. 建立一个工程文件,选择File/New/Project/PCB Project,如:单片机最小系统.prjdoc
3. 新建一个原理图文件,选择File/New/Schematic,如:单片机最小系统.schdoc
4. 绘制原理图父图
(1)放置方块电路
点击Place/Sheet Symbol命令,或点击快捷键,放置方块电路,按Tab 键打开属性对话框。 注意:标号Designator 与文件名Filename 必须一致,如都为CPU 功能模块。
(2)放置方块入口
点击Place/Sheet Entry命令,或点击快捷键,放置方块入口,按Tab 键打开属性对话框。
注意:入口的名称Name ,如XTAL1和I/O类型(Input 、Output 、Bidirectional ),以及端口方向Style 选择。
(3)连线
画好各功能模块后,要对其进行连线。
注意:在总线上放置总线标号,如A[0..15]、AD[0..7]。
二. 分别绘制方块电路符号所对应的子原理图
1. 将光标点到某一模块上,执行Design/Create Sheet From Symbol 命令,或点右键,选择Sheet Symbol Action/Create Sheet From Symbol命令,显示一个对话框Reverse Input/Output Direction:Yes (输入、输出类型变化)、No (Input 、Output 类型不变);应选择No 。
2. 开始画出对应的各张子原理图
(1)CPU 功能模块:
(2)Memory 功能模块 (c )放置网络标号 注意:(a )调整端口位置; 强调放置网络标号的方法; (d )连接导线,注意方法及线形Wire 。 放置总线及总线入口,强调总线标号;
网络标号要放在导线上,不能放到管脚上(强调); (b )放置元器件,并调整位置,强调放置元器件的方法(特别是标号),如何搜索元器件。
注意:强调总线名称。
(3)Reset 功能模块
注意:交叉线中结点放置方法。
(4)CLK 功能模块
三. 编译差错
选择Project/Compile PCB Project 单片机最小系统.PrjPCB ,对整个工程进行编译;
或选择Project/Compile Document 单片机最小系统父图.SchDOC ,只对该电路进行编译。 若此时有错,就显示;无措,则不显示。
四. 生成网络表
选择Design/Netlist For Project/Protel命令,为制作印刷线路板图做准备。